logo - 刷刷题
下载APP
嵌入式系统题库
嵌入式系统题库 - 刷刷题
题数
17
考试分类
高级系统架构师>嵌入式系统
售价
¥5
收藏
分享
去刷题
章节目录
简介
高级系统架构师-嵌入式系统
...更多
题目预览
【单选题】
[1/17]内存按字节编址,利用8K×4bit的存储器芯片构成84000H~8FFFFH的内存,共需()片。
A.
6
B.
8
C.
12
D.
24
参考答案:
C
参考解析:

本题的题型在软考中较为常见,其难度在于计算时需要注意技巧,如果不注意技巧,将浪费大量时间于无谓的计算过程。8FFFFH-84000H+1=(8FFFFH+1)-84000H=90000H-84000H=C000H,化为十进制为48K。由于内存是按字节编址,所以存储容量为:48KX8bit,48KX8bit/(8K×4bit)=12。

【单选题】
[2/17]Cache用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换工作由()完成。
A.
硬件
B.
软件
C.
用户
D.
程序员
参考答案:
A
参考解析:

这是一道概念题,主存单元地址与Cache单元地址之间的转换工作是由硬件完成的

【单选题】
[3/17]内存按字节编址,利用8KX4bit的存储器芯片构成84000H~8FFFFH的内存,共需()片。
A.
6
B.
8
C.
12
D.
24
参考答案:
C
参考解析:

本题的题型在软考中较为常见,其难度在于计算时需要注意技巧,如果不注意技巧,将浪费大量时间于无谓的计算过程。8FFFFH-84000H+1=(8FFFFH+1)-84000H=90000H-84000H=C000H,转换为十进制为48K。由于内存是按字节编址,所以存储容量为:48K×8bit,48K×8bit/(8K×4bit)=12。

【单选题】
[4/17]()是指按内容访问的存储器。
A.
虚拟存储器
B.
相联存储器
C.
高速缓存(CachE.
D.
随机访问存储器
参考答案:
B
参考解析:

本题考查计算机系统存储器方面的基础知识。计算机系统的存储器按所处的位置可分为内存和外存。按构成存储器的材料可分为磁存储器、半导体存储器和光存储器。按存储器的工作方式可分为读写存储器和只读存储器。按访问方式可分为按地址访问的存储器和按内容访问的存储器。按寻址方式可分为随机存储器、顺序存储器和直接存储器。相联存储器是一种按内容访问的存储器。

【单选题】
[5/17]嵌入式系统中采用中断方式实现输入/输出的主要原因是(1)。在中断时,CPU断点信息一般保存到(2)中。空白(1)处应选择()
A.
速度最快
B.
CPU不参与操作
C.
实现起来比较容易
D.
能对突发事件做出快速响应
参考答案:
D
参考解析:

本题主要考查嵌入式系统输入/输出方式的基础知识。在一般的操作系统中,输入/输出方式主要有以下几种:
①程序控制方式:CPU直接利用I/O指令编程,实现数据的I/O。CPU发出I/O命令,命令中包含了外设的地址信息和所要执行的操作,相应的I/O系统执行该命令并设置状态寄存器;CPU不停地(定期地)查询I/O系统以确定该操作是否完成。由程序主动查询外设,完成主机与外设间的数据传送,方法简单,硬件开销小。
②程序中断方式:CPU利用中断方式完成数据的I/O,当I/O系统与外设交换数据时,CPU无须等待也不必去查询I/O的状态,当I/O系统完成了数据传输后则以中断信号通知CPU。CPU然后保存正在执行程序的现场,转入I/O中断服务程序完成与I/O系统的数据交换。然后返回原主程序继续执行。与程序控制方式相比,中断方式因为CPU无须等待而提高了效率。在系统中具有多个中断源的情况下,常用的处理方法有:多中断信号线法、中断软件查询法、雏菊链法、总线仲裁法和中断向量表法。
③DMA方式:使用DMA控制器(DMAC)来控制和管理数据传输。DMAC和CPU共享系统总线,并且具有独立访问存储器的能力。在进行DMA时,CPU放弃对系统总线的控制而由DMAC控制总线;由DMAC提供存储器地址及必需的读写控制信号,实现外设与存储器之间进行数据交换。DMAC获取总线方式主要有3种,分别是暂停方式、周期窃取方式和共享方式。
④通道:通道是一种通过执行通道程序管理I/O操作的控制器,它使主机与I/O操作之间达到更高的并行程度。在具有通道处理机的系统中,当用户进程请求启动外设时,由操作系统根据I/O要求构造通道程序和通道状态字,将通道程序保存在主存中,并将通道程序的首地址放到通道地址字中,然后执行"启动I/O"指令。按照所采取的传送方式,可将通道分为字节多路通道、选择通道和数组多路通道3种。
⑤输入输出处理机(IOP):也称为外围处理机(PPU),它是一个专用处理机,也可以是一个通用的处理机,具有丰富的指令系统和完善的中断系统。专用于大型、高效的计算机系统处理外围设备的I/O,并利用共享存储器或其他共享手段与主机交换信息。从而使大型、高效的计算机系统更加高效地工作。与通道相比,IOP具有比较丰富的指令系统,结构接近于一般的处理机,有自己的局部存储器。嵌入式系统中采用中断方式实现输入/输出的主要原因是能对突发事件做出快速响应。在中断时,CPU断点信息一般保存到栈中。

【单选题】
[6/17]计算机执行程序时,在一个指令周期的过程中,为了能够从内存中读指令操作码,首先是将()的内容送到地址总线上。
A.
程序计数器(PC.
B.
指令寄存器(IR)
C.
状态寄存器(SR)
D.
通用寄存器(GR)
参考答案:
A
参考解析:

本题考查指令的操作码。指令系统中的每一条指令都有一个操作码,它表示该指令应进行什么性质的操作。不同的指令用操作码这个字段的不同编码来表示,每一种编码代表一种指令。组成操作码字段的位数一般取决于计算机指令系统的规模。程序计数器(PC)用于记录需要执行的下一条指令操作码的地址,所以在读指令操作码时,应将程序计数器的内容送到地址总线上。

【单选题】
[7/17]()不属于计算机控制器中的部件。
A.
指令寄存器(IR)
B.
程序计数器(PC.
C.
算术逻辑单元(ALU)
D.
程序状态字寄存器(PSW)
参考答案:
C
参考解析:

控制器是分析和执行指令的部件,也是统一指挥和控制计算机各个部件按时序协调操作的部件。控制器的组成包含如下部分:①程序计数器(PC);②指令寄存器(IR);③指令译码器;④时序部件;⑤程序状态字寄存器(PSW);⑥中断机构。故C答案的算术逻辑单元(ALU)不属于控制器,是运算器。

【单选题】
[8/17]嵌入式系统中采用中断方式实现输入/输出的主要原因是(1)。在中断时,CPU断点信息一般保存到(2)中。空白(2)处应选择()
A.
通用寄存器
B.
C.
D.
I/O接口
参考答案:
C
参考解析:
【单选题】
[9/17]计算机系统中,在()的情况下一般应采用异步传输方式。
A.
CPU访问内存
B.
CPU与I/O接口交换信息
C.
U与PCI总线交换信息
D.
I/O接口与打印机交换信息
参考答案:
D
参考解析:

本题考查计算机系统中数据传输的方式。CPU访问内存通常是同步方式,CPU与I/O接口交换信息通常是同步方式,CPU与PCI总线交换信息通常是同步方式,I/O接口与打印机交换信息则通常采用基于缓存池的异步方式,因此答案为D。

【单选题】
[10/17]在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()
A.
扩大主存的存储容量
B.
提高CPU对主存的访问效率
C.
既扩大主存容量又提高存取速度
D.
提高外存储器的速度
参考答案:
B
参考解析:

由于CPU的速度比主存的读取速度快得多,为解决这种不匹配,在它们之间设置高速缓冲存储器(Cache),将主存中的内容事先调入Cache中,CPU直接访问Cache的时间短得多,这样大大提高了CPU对主存的访问效率,也提高了整个计算机系统的效率。