【单选题】
元件例化语句有( )条语句构成。该语句用于VHDL层次化设计。
参考答案:
A
参考解析:
欢迎编辑补充或参与题目讨论
【多选题】
完整的VHDL设计实体的基本结构包括库、( )、( )、( )四个部分
参考答案:
B C D
参考解析:
欢迎编辑补充或参与题目讨论
【多选题】
位类型(BIT)的取值只有两种:( )和( )。
参考答案:
C D
参考解析:
欢迎编辑补充或参与题目讨论
【填空题】
一般EDA技术的发展可以分为CAD、CAE、( )和ESDA四个阶段。
参考答案:
参考解析:
欢迎编辑补充或参与题目讨论
【多选题】
标准逻辑位数据类型STD_LOGIC常用的数值有( )、( )、( )等。
参考答案:
A B C D
参考解析:
欢迎编辑补充或参与题目讨论
【单选题】
IF语句和CASE语句是用于描述组合电路最常用的语句。它们用于组合电路的共同特征是都用来描述:
参考答案:
B
参考解析:
欢迎编辑补充或参与题目讨论
【单选题】
IP核在EDA技术和开发中具有十分重要的地位,以HDL方式提供的IP被称为( )。
参考答案:
C
参考解析:
欢迎编辑补充或参与题目讨论
【单选题】
基于硬件描述语言的数字系统设计目前最常用的设计方法是( )设计法。
参考答案:
A
参考解析:
欢迎编辑补充或参与题目讨论
【单选题】
综合是EDA设计流程的关键步骤,综合就是把抽象设计层次中的一种表示转化成另一种表示的过程。下面关于综合的描述错误的是
A.
为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束;
B.
综合是纯软件的转换过程,与器件硬件结构无关。
C.
综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系不是唯一的。
D.
综合就是将电路的高级语言转化成低级的,可与FPGA / CPLD的基本结构相映射的网表文件;
参考答案:
B
参考解析:
欢迎编辑补充或参与题目讨论
【单选题】
下列哪个流程是基于EDA软件的正确的FPGA / CPLD设计流程
A.
原理图/HDL文本输入→适配→综合→功能仿真→编程下载→硬件测试
B.
原理图/HDL文本输入→功能仿真→适配→编程下载→综合→硬件测试
C.
原理图/HDL文本输入→功能仿真→综合→编程下载→→适配硬件测试
D.
原理图/HDL文本输入→功能仿真→综合→适配→编程下载→硬件测试
参考答案:
D
参考解析:
欢迎编辑补充或参与题目讨论